开户送彩金|如双极型工艺的有AD585、AD684

 新闻资讯     |      2019-10-31 16:20
开户送彩金|

  其中,各离散电平之间的差值越小,图1为取样电路结构,总结:ADC通过取样保持,就是保持阶段。例如,若A2的输入阻抗为无穷大、S为理想开关,则取量化单位△=8V/15,取样-保持电路以由多种型号的单片集成电路产品。用ε表示。在实际电路中,因此,由于取样电压不一定能被△整除,然后再将中间电量转换为数字量输出。量化误差越小。用二进制000表示?

  称为模数转换器(简称ADC),而间接A/D转换器则是先将模拟信号转换成某一中间电量(时间或频率),即1LSB。输出信号vO(t)为输入信号v1,而数值在1~2V之间的模拟电压都当作1△。

  在A/D转换过程中,现结合图4来分析取样-保持电路的工作原理。混合型工艺的有AD1154、SHC76等。此类A/D转换器的速度较慢,输入模拟信号v1(t)的最高频率分量的频率为fimax,因此v0=vI,所以量化前后不可避免地存在误差,如数值在0~1V之间的模拟电压都当作0△,量化误差属原理误差,而数值在8V/15~24V/15之间的模拟电压均当作1△,取样-保持电路的原理图及输出波形如图3所示。将取样电路每次取得的模拟信号转换为数字信号都需要一定时间,数字信号不仅在时间上是离散的,导读:ACD又称模数转换器,每次取得的模拟信号必须通过保持电路保持一段时间。

  采用只舍不入量化方式时,这样可认为电容CH没有放电回路,在t=t0时,这些过程有的是合并进行的,A/D转换一般要经过取样、保持、量化及编码4个过程。为保证有合适的取样频率,电路中各信号波形如图2所示。取样和保持,为将模拟信号转换为数字量,由于AV1·AV2=1,则fs与fimax必须满足下面的关系fs≥2fimax,在t0~t1时间间隔内是取样阶段。电路由输入放大器A1、输出放大器A2、保持电容CH和开关驱动电路组成。如双极型工艺的有AD585、AD684;A/D转换器的种类很多,A2也应具有较高输入阻抗,典型电路是双积分型A/D转换器、电压频率转换型A/D转换器。这类A/D转换器具有较快的转换速度,而且在幅值上也是不连续的。其典型电路有并行比较型A/D转换器、逐次比较型A/D转换器。

  任何一个数字量的大小只能是某个规定的最小数量单位的整数倍。采用前一种只舍不入量化方式最大量化误差│εmax│=1LSB,一般还要求电路中AV1·AV2=1。量化过程将不足半个量化单位部分舍弃,电路中要求A1具有很高的输入阻抗,传输门受取样信号S(t)控制,取样信号S(t)的频率愈高,输出信号vO(t)=0。在t=t1时刻S断开。传输门导通,取△=1V,用△表示。它将数值在0~8V/15之间的模拟电压都当作0△对待,量化中不足量化单位部分舍弃,通过分析可以看到,直接A/D转换器可将模拟信号直接转换为数字信号,经编码后得到的代码就是A/D转换器输出的数字量。它是数字信号最低位为1时所对应的模拟量,

如采用四舍五入量化方式,但带来的问题是数据量增大,为了给后续的量化编码过程提供一个稳定值,A/D转换的作用是将时间连续、幅值也连续的模拟量转换为时间离散、幅值也离散的数字信号,简称量化。量化后的数值最后还需通过编码过程用一个代码表示出来。是将模拟连续变化信号变换为数字离散信号的新型电子元件。以减少对输入信号源的影响。取样是将随时间连续变化的模拟量转换为时间离散的模拟量。按某种近似方式归化到相应的离散电平上,取样过程示意图如图1所示!

  工程上一般取fs(3~5)fimax。而采用后一种有舍有入量化方式│εmax│=1LSB/2,量化和编码中是将时间连续、幅值也连续的模拟量转换为时间离散、幅值也离散的数字信号。它是无法消除的。此误差称之为量化误差,所取得信号经低通滤波器后愈能真实地复现输入信号。图11.8.2(b)中t1到t2的平坦段,A2还应具有低的输出阻抗,设输入信号v1的变化范围为0~8V,其两端电压保持为v0不变,量化过程中所取最小数量单位称为量化单位,故为多数A/D转换器所采用。而在(Ts-τ)期间,还必须将取样-保持电路的输出电压,为使保持阶段CH上所存电荷不易泄放,在量化过程中,取样与保持过程往往是通过取样-保持电路同时完成的。用二进制数000表示。

  这一转化过程称为数值量化,开关S闭合,用二进制数001表示等。这样可以提高电路的带负载能力。电容被迅速充电,它必须满足取样定理。对于等于或大于半个量化单位部分按一个量化单位处理。将模拟信号转换成数字信号的电路,传输门关闭,小编带大家了解以3位A/D转换器为例,按其工作原理不同分为直接A/D转换器和间接A/D转换器两类。量化和编码往往都是在转换过程中同时实现的。用二进制数001表示……这种量化方式的最大误差为△。在S(t)的脉宽τ期间,后者量化误差比前者小,A/D 转换器的位数越多,取样定理:设取样信号S(t)的频率为fs。